搜题集 >学历类 >学历教育 >试题详情
问题详情

考虑以下两种总线:总线1是64位数据和地址复用的总线。能在一个时钟周期中传输一个64位的数据或地址。任何一个读写操作总是先用一个时钟周期传送地址,然后有2个时钟周期的延迟,从第四时钟周期开始,存储器系统以每个时钟2个字的速度传送,最多传送8个字。总线2是分离的32位地址和32位数据的总线。读操作包括:一个时钟周期传送地址,2个时钟周期延迟,从第四周期开始,存储器系统以每时钟1个字的速度传输最多8个字。对于写操作,在第一个时钟周期内第一个数据字与地址一起传输,经过2个时钟周期的延迟后,以每个时钟1个字的速度最多传输7个余下的数据字。假定进行60%的读操作和40%的写操作。在以下两种情况下,求这两种总线和存储器能提供的带宽。①只进行单数据字的传输。②所有的传输都是8个字的数据块。

相关专题: 数据字  

未搜索到的试题可在搜索页快速提交,您可在会员中心"提交的题"快速查看答案。 收藏该题
查看答案

相关问题推荐

在软件开发中,需求分析阶段产生的主要文档是()。

A.数据字媳

B.详细设计说明书

C.数据流图说明书

D.软件需求规格说明书

下列关于机器字长的说法正确的是()。I,三者在数值上总是相等的II,三者在数值上可能不等III,存储字长是存放在一个存储单元中的二进制代码位数Ⅳ,数据字长就是MDR的位数

A.I、III

B.I、IV

C.II、III

D.II、Ⅳ

当8251A引脚RxRDY为高电平时,表示()中已经有组装好的一个数据字符,可通知()将它取走。

将一个主存块读入CaChe所花费的时间称为缺失损失(MissPenalty)。若CaChe存取1个字的时间是1个时钟周期,缺失损失为4个时钟周期。某顺序执行的程序有1000条单字长指令,共访问2000次主存数据字。已知取指令共发生100次CaChe缺失,访问数据共发生200次CaChe缺失访问,则执行该程序过程中,CaChe一主存的平均访问时间是()个时钟周期。

A.1

B.1.2

C.1.4

D.1.6

在多个数据字符的数据块之前以一个或多个同步字符作为开始,帧尾是另一个控制字符,这种传输方案称为()

A、面向字符的同步传输

B、异步传输

C、面向位同步传输

D、起止式传输

联系客服 会员中心
TOP